Semestr letni 2009/10
Semestr letni 2010/11
Semestr letni 2011/12
Semestr letni 2012/13
Semestr letni 2013/14
Pracownia problemowa ES1A621353
Treści programowe: Wprowadzenie do systemu Quartus II oraz języków opisu sprzętu HDL. Projektowanie i uruchamianie układów kombinacyjnych i sekwencyjnych zrealizowanych ze standardowych elementów bibliotecznych oraz w języku AHDL. Tworzenie i testowanie własnych bibliotek komponentów projektowych. Translacja projektu złożonego ze standardowych elementów bibliotecznych układów cyfrowych do kodu w języku VHDL. Dekompozycja złożonego projektu do struktury hierarchicznej prostszych elementów składowych. Sterowanie wybranymi urządzeniami peryferyjnymi. Opracowanie i uruchomienie własnego projektu sytemu cyfrowego w strukturze programowalnej.
Efekty kształcenia:Umiejętność wykorzystania programowalnych struktur logicznych (FPGA) w przykładowych projektach. Zapoznanie ze językiem opisu sprzętu VHDL. Umiejętność samodzielnej realizacji projektów składających się z części opisowej, projektowo-symulacyjnej i wykonawczej.
Rodzaj przedmiotu
Koordynatorzy przedmiotu
Literatura
a) podstawowa:
1.Wybór literatury jest uzależniony od wybranej problematyki.
2.Strony internetowe poruszające wybraną problematykę.
3.Materiały firmowe Altera: http://www.altera.com/support/examples/exm-index.html
b) uzupełniająca:
1.L. Grodzki, W. Owieczko: Podstawy techniki cyfrowej, PB 2006.
2.M. Barski, W. Jędruch: Układy cyfrowe – podstawy projektowania i opisu w języku VHDL, Gdańsk 2007.
3.T. Łuba, B. Zbierzchowski: Komputerowe projektowanie układów cyfrowych, WKiŁ, 2000.
4.M. Zwoliński: Projektowanie układów cyfrowych z wykorzystaniem języka VHDL, WKiŁ, 2007.
5.J. Tyszer, G. Mrugalski: Układy cyfrowe, zbiór zadań z rozwiązaniami, Wydawnictwo Politechniki Poznańskiej, 2002.
6.Materiały dydaktyczne dostępne na http://we.pb.edu.pl/~kaie/kaie-md/KAiEMDhome.htm