Summer Semester 2010/11
Digital devices MARN06045
Course content:
Combinational logic circuits. Notation of combinational function. Minimization ot the combinational function. Combinational function implementation. Logic gates parameters. Logic gates realization in integrated circuits. Hazard in combinational logic circuits. Detectors of a rising slope and a falling slope. Combinational functional blocks. Realization of combinational functional blocks in integrated circuits. Sequential logic circuits. Moore machine. Mealy machine. Sequential functional blocks (registers, counters, frequency dividers). Realization of sequential functional blocks in integrated circuits.
Learning outcomes:
Skills in designing the combinational and sequential logic circuits. Operative skills in digital circuit simulation using dedicated software.
(in Polish) Rodzaj przedmiotu
Course coordinators
Bibliography
a) basic references:
1. Kalisz J. (2002), Podstawy elektroniki cyfrowej, WKŁ, Warszawa.
2. Gorzałczany M. B. (2000), Układy cyfrowe. Metody syntezy, T1. Elementy. Układy kombinacyjne. T2. Układy sekwencyjne, Układy mikroprogramowalne, Wydaw. Politechniki Świętokrzyskiej, Kielce.
3. Grodzki L. J., Owieczko W. (2004), Podstawy techniki cyfrowej, Wydaw. Politechniki Białostockiej, Białystok.
4. Kruszyński H. (1991), Teoria układów cyfrowych: materiały pomocnicze do ćwiczeń i laboratorium, Oficyna Wydawnicza Politechniki Warszawskiej.
b) supplementary references:
1. Majewski W. (1995), Układy logiczne, WNT, Warszawa.
2. Łuba T., Zbierzchowski B. (2000), Komputerowe projektowanie układów cyfrowych, WKŁ, Warszawa.
3. Skorupski A. (2000), Podstawy budowy i działania komputerów, WKŁ, Warszawa.
4. Skorupski A. (2001), Podstawy techniki cyfrowej, WKŁ, Warszawa.